Descriere
Familia MachXO2 de PLD-uri de putere ultra joasă, cu pornire instantanee, nevolatile are șase dispozitive cu densități cuprinse între 256 și 6864 de tabele de căutare (LUT).În plus față de logica programabilă bazată pe LUT, cu costuri reduse, aceste dispozitive oferă bloc RAM încorporat (EBR), RAM distribuită, memorie flash utilizator (UFM), bucle blocate în fază (PLL), suport I/O sincron sursă preproiectată, suport pentru configurație avansată inclusiv capacitatea de pornire dublă și versiuni întărite ale funcțiilor utilizate în mod obișnuit, cum ar fi controlerul SPI, controlerul I2 C și temporizatorul/contorul.Aceste caracteristici permit acestor dispozitive să fie utilizate în aplicații de sistem și de consum cu costuri reduse, de volum mare.Dispozitivele MachXO2 sunt proiectate pe un proces nevolatil de putere redusă de 65 nm.Arhitectura dispozitivului are mai multe caracteristici, cum ar fi I/O diferențiale programabile cu swing scăzut și capacitatea de a opri băncile de I/O, PLL-urile pe cip și oscilatorii în mod dinamic.Aceste caracteristici ajută la gestionarea consumului de energie statică și dinamică, rezultând o putere statică scăzută pentru toți membrii familiei.Dispozitivele MachXO2 sunt disponibile în două versiuni - dispozitive de putere ultra scăzută (ZE) și dispozitive de înaltă performanță (HC și HE).Dispozitivele de putere ultra joasă sunt oferite în trei grade de viteză –1, –2 și –3, cu –3 fiind cel mai rapid.În mod similar, dispozitivele de înaltă performanță sunt oferite în trei grade de viteză: –4, –5 și –6, cu –6 fiind cel mai rapid.Dispozitivele HC au un regulator de tensiune liniar intern care acceptă tensiuni de alimentare VCC externe de 3,3 V sau 2,5 V. Dispozitivele ZE și HE acceptă doar 1,2 V ca tensiune de alimentare VCC externă.Cu excepția tensiunii de alimentare, toate cele trei tipuri de dispozitive (ZE, HC și HE) sunt compatibile din punct de vedere funcțional și compatibile între ele.PLD-urile MachXO2 sunt disponibile într-o gamă largă de pachete avansate fără halogeni, de la WLCSP de 2,5 mm x 2,5 mm care economisește spațiu până la 23 mm x 23 mm fpBGA.Dispozitivele MachXO2 acceptă migrarea densității în cadrul aceluiași pachet.Tabelul 1-1 prezintă densitățile LUT, pachetul și opțiunile I/O, împreună cu alți parametri cheie.Logica sincronă sursă pre-proiectată implementată în familia de dispozitive MachXO2 acceptă o gamă largă de standarde de interfață, inclusiv LPDDR, DDR, DDR2 și 7:1 gearing pentru I/O-uri de afișare.
Specificații: | |
Atribut | Valoare |
Categorie | Circuite integrate (CI) |
Încorporat - FPGA (Field Programmable Gate Array) | |
Mfr | Lattice Semiconductor Corporation |
Serie | MachXO2 |
Pachet | Tavă |
Stare piese | Activ |
Numărul de LAB/CLB | 160 |
Numărul de elemente/celule logice | 1280 |
Total biți RAM | 65536 |
Număr de I/O | 107 |
Tensiune - Alimentare | 2.375V ~ 3.465V |
Tip de montare | Montaj de suprafață |
Temperatura de Operare | -40°C ~ 100°C (TJ) |
Pachet / Cutie | 144-LQFP |
Pachetul dispozitivului furnizorului | 144-TQFP (20x20) |
Numărul produsului de bază | LCMXO2-1200 |